
Coreboot është vendosur si një nga projektet më të rëndësishme të firmware-it me burim të hapur për ata që duan Thuajini lamtumirë BIOS-it të patentuar dhe shijoni një përvojë të shpejtë dhe transparente nisjeje.Versioni i ri coreboot 25.12 Vjen si një version i qëndrueshëm tremujor Dhe vjen i mbushur me ndryshime të thella si në nivelin e mbështetjes së harduerit ashtu edhe në infrastrukturën e brendshme, të orientuara drejt prodhuesve të pajisjeve origjinale (OEM), integruesve dhe zhvilluesve që kanë nevojë për një themel të fortë mbi të cilin të ndërtojnë.
Në këtë version janë integruar mbi 750 angazhime të kontribuara nga më shumë se njëqind kontribuesMe shumë autorë të rinj dhe një fokus të qartë: zgjerimi i numrit të platformave të mbështetura (veçanërisht Intel, AMD, Qualcomm dhe MediaTek), përmirësimi i trajtimit të gabimeve përmes ACPI dhe APEI, forcimi i menaxhimit të kamerave MIPI dhe ruajtjes SMMSTORE, dhe vazhdimi i rafinimit të detajeve të performancës dhe stabilitetit në të gjithë ekosistemin.
Karakteristikat kryesore të reja të coreboot 25.12
Projekti shpall coreboot 25.12 si Versioni më i fundit i degës stabile u publikua në dhjetor brenda ciklit tremujorKjo degë është menduar kryesisht për prodhuesit (OEM/ODM) dhe organizatat që preferojnë një bazë më pak dinamike sesa dega kryesore. Megjithatë, vetë zhvilluesit rekomandojnë që ata që përpilojnë firmware për përdorimin e tyre të punojnë drejtpërdrejt me degën kryesore, e cila është më e azhurnuar dhe merr rregullime të vazhdueshme të gabimeve.
Ndër ndryshimet globale, ky version shton 757 angazhime, 106 autorë dhe 21 zhvillues që kontribuojnë për herë të parëJanë shtuar më shumë se 62.000 rreshta kodi dhe janë hequr pak më pak se 10.000, me një diferencë neto prej më shumë se 52.000 rreshtash, gjë që e bën të qartë se ky nuk është një rishikim i thjeshtë i vogël, por një hap i madh në aftësi dhe platforma.
Mbështetje e re për platformën dhe procesorin në coreboot 25.12
Një nga pikat e forta të coreboot 25.12 është zgjerimi i mbështetjes së harduerit, me vëmendje të veçantë ndaj ekosistem modern për desktop dhe laptop, servera dhe pajisje ARMPo shtohen motherboard-e dhe SoC-e të reja, dhe disa ekzistuese po përpunohen.
Mbështetje paraprake për AMD EPYC 9005 “Turin”
Në fushën e serverëve x86_64, prezanton coreboot 25.12 një mbështetje në nivelin "provë koncepti" për procesorët AMD EPYC 9005, me emrin e koduar TurinKy është një hap i parë që i sjell këta procesorë më afër një firmware-i plotësisht të hapur, duke ndjekur rrugën e nisur tashmë me EPYC Genoa.
Kjo mbështetje paraprake hap derën për mundësinë që, në përputhje me openSIL piqet në prodhim të qëndrueshëmSi EPYC ashtu edhe gjeneratat e ardhshme të procesorëve Ryzen dhe Zen 6 do të kenë më shumë motherboard-e të pajtueshme me firmware me burim të hapur. Aktualisht, mbështetja është bazë, por tregon drejtimin drejt të cilit po lëviz komuniteti, duke u mundësuar serverëve të gjeneratës së ardhshme të nisen me Coreboot pa u mbështetur në firmware të errët.
Motherboard-e dhe pajisje të reja të mbështetura në coreboot 25.12
Ky version e zgjeron ndjeshëm Lista e motherboard-eve dhe sistemeve me mbështetje zyrtare, duke filluar nga pajisjet klasike deri te platformat më të fundit. Karakteristikat e reja përfshijnë:
- ASRock Z77 Extreme4, i orientuar drejt procesorëve Intel Core të gjeneratës së dytë dhe të tretë, ideal për riciklimin e pajisjeve të vjetra me firmware falas.
- ASUS PRIME H610I-PLUS D4, një motherboard modern mini-ITX që mbështet procesorët Intel Core të gjeneratës së 13-të dhe të 14-të, shumë interesant për sistemet kompakte të sotme.
- Lenovo ThinkPad T470s dhe T580 (varianti sklkbl_thinkpad), dy laptopë shumë të njohur në mjediset profesionale që i shtohen ekosistemit të laptopëve të përputhshëm.
- Siemens MC EHL6, brenda familjes Siemens MC EHL, të projektuara për aplikime industriale ku besueshmëria e firmware-it është kritike.
- Star Labs Starfighter (Arrow Lake 285H), laptop i orientuar drejt përdoruesve që kërkojnë një pajisje miqësore për përdoruesit me firmware të hapur që nga dita e parë.
- Topton ADL TWL (X2E_N150), një platformë kompakte e bazuar në Alder Lake, tipike për mini PC-të dhe sistemet e ngulitura.
- Pajisje të ndryshme Google ChromeOS: Fatcat (rubin), Ocelot (kodkod, ocicat), Rauru (Sapphire), Skywalker (Dooku, Grogu), të cilat përfitojnë nga përmirësimet në konfigurimet e firmware-it dhe drajverët.
Përveç listës së mësipërme, vazhdon të ketë një rrjedhje të vazhdueshme të Chromebook-ë të rinj dhe variante specifike të motherboard-itKjo është një veçori e zakonshme në çdo version të coreboot, gjë që përforcon praninë e tij në ekosistemin edukativ dhe të laptopëve të lehtë.
Qualcomm Snapdragon X1 Plus (X1P42100) dhe ekosistemi ARM
Në mjedisin ARM64, coreboot 25.12 prezanton aktivizimi fillestar i platformës Qualcomm X1P42100, e njohur si Snapdragon X1 PlusKy hap është çelësi për të sjellë firmware të hapur në SoC-të e projektuara për laptopët ARM dhe pajisjet gjithmonë të lidhura.
Puna në këtë SoC nuk kufizohet vetëm në "fillojeni dhe kaq", por shoqërohet nga përmirësime të thella në debugging dhe menaxhimin e kujtesëstë cilën do ta shohim më hollësisht në një seksion specifik dhe që do të hedhë themelet që zhvilluesit të jenë në gjendje të punojnë rehat në këtë platformë gjatë gjithë ciklit jetësor të pajisjes.
Përditësimet e SoC të Intel dhe AMD
Coreboot i Intel shton mbështetje për LPCAMM (Moduli i Memorjes së Bashkangjitur me Kompresion të Ulët me Energji të Ulët) në platformat Panther LakeKy lloj i ri i modulit të memories, i projektuar për laptopë dhe kompjuterë me format të hollë, kërkon një topologji të veçantë që firmware-i duhet ta dijë për ta zbuluar dhe konfiguruar atë siç duhet.
Infrastruktura është shtuar për të përshkruar Topologjia LPCAMM Është shtuar edhe mbështetja fillestare për pllakën referuese Panther Lake RVP T3. Kjo e vendos Coreboot përpara përdorimit të kësaj teknologjie memorieje në gjeneratat e ardhshme të laptopëve.
Në AMD, platforma Glinda merr përmirësime të shumta dhe zgjerohet me variantin Faegan SoCNdryshimet kryesore përfshijnë konfigurimin USB4 nëpërmjet pemës së pajisjeve të FSP-së, shtimin e pajisjeve të rrjetit 10GbE dhe komunikimin e saktë të tensionit DIMM brenda konfigurimit të FSP-së. E gjithë kjo përkthehet në mbështetje më të rafinuar dhe të detajuar për platformat moderne AMD.
Opsionet e konfigurimit të kohës së ekzekutimit (RFC)
Një përmirësim shumë i dukshëm për prodhuesit dhe përdoruesit e përparuar është zgjerimi i opsionet e konfigurimit të firmware-it në kohën e ekzekutimit, të njohura si CFR ose coreboot Forms RepresentationDeri më tani, shumë parametra kërkonin rikompilimin e imazhit; me këtë kornizë, pjesa më e madhe e këtij konfigurimi bëhet dinamik.
Një menu me opsione cilësimesh është shfaqur në mbi 40 motherboard-e dhe varianteveçanërisht brenda ekosistemit ChromeOS të Google. Këto opsione lejojnë, ndër të tjera:
- Aktivizo ose çaktivizo GPU e integruar (iGPU).
- Zgjidhni midis touchpad dhe ekran me prekje në pajisjet hibride.
- Rregullo parametrat e kontrolli i ventilatorit dhe disa veçori të harduerit.
Korniza CFR përcakton për secilin opsion emri i shfaqjes, teksti i ndihmës, vlera e parazgjedhur dhe flamujt e kohës së ekzekutimitKjo u lejon ngarkesave (si SeaBIOS, LinuxBoot ose të tjera) të shfaqin një menu të qëndrueshme. Për më tepër, ruhet përputhshmëria me versionet e mëparshme dhe është planifikuar integrimi me ruajtjen e variablave UEFI dhe backend-e të tjera të përhershme.
Kapacitet i rritur i SMMSTORE dhe përmirësime të lidhura me të vijnë me coreboot 25.12
Një element tjetër kyç i këtij versioni është ndryshimi në nënsistemin e ruajtjes së mbrojtur SMMSTORE. Në coreboot 25.12, Dyfishon madhësinë e parazgjedhur të SMMSTORE nga 256 KB në 512 KBKjo është e rëndësishme në sistemet që mbështeten në variablat UEFI dhe të dhënat e vazhdueshme për konfigurime të avancuara.
Platformat si Sarien, Reef, Octapod, Drallion, Skyrim, Zork ose GuybrushNdër të tjera, ato janë përditësuar për të përfituar nga kjo rritje, duke siguruar hapësirë të arsyeshme për kërkesat aktuale të variablave të firmware-it.
Së bashku me këtë rritje të kapacitetit, janë prezantuar edhe sa vijon: Korrigjime në shtrirjen e strukturës SMMSTORE v2Kjo ndihmon në sigurimin e sjelljes së qëndrueshme në arkitektura dhe ngarkesa të ndryshme, duke minimizuar surprizat nga papajtueshmëritë delikate.
Përmirësime të kamerës MIPI për platformat Intel
Menaxhimi i kamerave MIPI në platformat Intel, veçanërisht për sistemet operative si Windows, merr një përditësim të rëndësishëm. Drajveri i kamerës MIPI tani zbatohet mbështetje shumë më gjithëpërfshirëse për SSDB (Sensor Static Data Block), me numërime dhe fusha bit të përcaktuara mirë për të gjitha fushat përkatëse.
Përmirësimet më të rëndësishme Kjo zonë përfshin disa ndryshime që synojnë numërimin dhe konfigurimin e saktë të sensorëve:
- Gjenerimi sistematik i Informacioni i PLD-së (Përshkruesi i Vendndodhjes Fizike) për secilin sensor, çelësi që sistemi të dijë se ku ndodhet fizikisht secila kamera.
- Ndarja automatike e vlera të arsyeshme parazgjedhjeje në SSDBduke zvogëluar probabilitetin e konfigurimeve të paplota.
- Mbështetje e përmirësuar për Lloji VCM (Motor me spirale zanore) dhe adresat I2C, diçka thelbësore për autofokusin dhe funksione të tjera të përparuara.
- Rifaktorizimi i metodave të Metodës Specifike të Pajisjes (DSM) në funksione të bazuara në UUID, duke përfshirë DSM të reja për Korniza e Vizionit Kompjuterik (CVF) dhe I2C V2.
- Përzgjedhja e llojit të pajisjes ACPI dhe konfigurimit të ROM për sensorët e kamerës, me adresat e duhura.
I gjithë ky grup ndryshimesh Përmirëson numërimin dhe konfigurimin e kamerave në sistemet operative moderneduke shmangur problemet e zakonshme me njohjen, orientimin dhe veçoritë e kufizuara në laptopë dhe pajisje të konvertueshme.
Platforma Qualcomm X1P42100: Debugging i thelluar dhe Memorie
Mbështetje për procesorin Qualcomm X1P42100 SoC Snapdragon X1 Plus është përmirësuar me një gamë të gjerë veçorish të orientuara drejt zhvillimit dhe zgjidhjes së problemeve. Karakteristikat e reja kryesore përfshijnë:
- Zbulimi i modalitetit të shkarkimit dhe paketimi i ramdump-it, duke lehtësuar nxjerrjen e deponive të memories në situata dështimi.
- Mbështetje për ngarkoni imazhe ramdump dhe paketimin e imazhit APDP (Application Processor Debug Policy - Politika e Debugimit të Përpunuesit të Aplikacionit) brenda CBFS-së, duke e centralizuar materialin e debugimit në vetë firmware-in.
- Përmirësime në nënsistemin e ekranit: përkufizimi i regjistrave MDSS për kontrollin e orës, Lucidole PLL API dhe ndarja e duhur e DRAM për nevojat e videos.
- Cilësimet në dizajn kujtese me zhvendosjen e rajonit BL31 dhe rreshtimin e memories së aplikacionit në mjedisin e sigurt (TZ), duke përmirësuar si sigurinë ashtu edhe shfrytëzimin e RAM-it.
- Mbështetje për shoferët CMD-DB (Baza e të Dhënave të Komandave), i cili lejon pyetjen e adresave dhe konfigurimeve të përshpejtuesve të harduerit, me rajonin e hartuar si jo-i ruajtshëm në memorien e përkohshme në MMU për të shmangur efektet anësore të padëshiruara.
- Ndarje e qartë e pirgjeve PRERAM dhe POSTRAM në ARM64, duke zhvendosur pirgun para-kryesor RAM në BSRAM dhe duke optimizuar kështu shfrytëzimi i kujtesës dhe stabiliteti në fazat më të hershme të fillimit.
Me të gjitha këto përmirësime, platforma X1P42100 bëhet shumë më miqësore për përdoruesit për ata që kanë nevojë diagnostikoni defektet, analizoni deponitë e memories dhe rregulloni sjelljen e SoC në skenarë të ndryshëm prodhimi.
coreboot 25.12 prezanton përmirësime në AMD: Glinda, Faegan dhe ACPI të përparuar
Nga ana e AMD-së, përveç zgjerimit të lartpërmendur të platformës Glinda me Faegan SoC, ekziston një sërë ndryshimesh të rëndësishme të përqendruara në Cilësia e integrimit ACPI dhe menaxhimi i gabimeveMidis tyre mund të veçojmë:
- Raporti i adresave bazë fikse për autobusin LPC, në përputhje me specifikimet dhe pjesën tjetër të platformës.
- Mbështetja e Kontrolluesit I3C në nivelin ACPI, duke zgjeruar aftësitë e komunikimit me pajisje moderne.
- Përfshirja e HEST (Tabela e Burimit të Gabimeve të Hardware-it), çelësi që sistemi operativ të marrë informacion të detajuar rreth gabimeve të harduerit.
- Zgjerimi ECAM MMCONF në adresat 64-bit, duke lejuar punën me hapësira konfigurimi PCIe më të mëdha dhe më komplekse.
- Inicializimi i CRTM-së (Rrënja Kryesore e Besimit për Matjen) në bootblock, duke përforcuar zinxhirin e besimit që nga fazat më të hershme të startup-it.
Së bashku me këtë, janë prezantuar edhe sa vijon optimizime në llogaritjen e MTRR Për platformat AMD, kjo zvogëlon kohën e nisjes duke thjeshtuar konfigurimin e memories së përkohshme, dhe FSP e Glindës përditësohet me versione të reja që përmirësojnë stabilitetin e përgjithshëm.
Infrastruktura ACPI dhe APEI për menaxhimin e gabimeve
Një veçori shumë e rëndësishme, megjithëse më pak tërheqëse vizualisht, është shtimi i një Infrastrukturë e gjerë APEI (Advanced Platform Error Interface) në header-at ACPIStruktura të plota janë shtuar për të mbështetur:
- Burimet e gabimit Përjashtim nga Kontrolli i Makinerisë (MCE).
- Gabimet e Ndërprerje e Pa-Maskueshme (NMI).
- Raportet e PCIe AER (Raportimi i Gabimeve të Avancuara).
Këto struktura shërbejnë si bazë për tabela të tilla si BERT (Tabela e Regjistrimit të Gabimeve të Nisjes), HEST dhe EINJ (Tabela e Injektimit të Gabimeve)në mënyrë që platformat të mund të raportojnë një pamje të saktë të gabimeve të harduerit në sistemin operativ dhe të mbështesin modelet e trajtimit të gabimeve "firmware-i i pari".
Llojet dhe strukturat e reja vazhdojnë specifikimet zyrtare të ACPI-t dhe shoqërohen nga validime të brendshme që sigurojnë që informacioni i raportuar është i qëndrueshëm dhe i përdorshëm nga sistemi operativ dhe mjetet diagnostikuese.
Konsolidimi i strukturave commonlib, endianness dhe memories në coreboot 25.12
Në fushën e bibliotekave të përbashkëta, coreboot 25.12 bashkon implementimet e coreboot dhe libpayload endian.h header në commonlibduke eliminuar dyfishimin dhe duke siguruar që i gjithë ekosistemi të përdorë të njëjtat funksione të konvertimit të endianitetit.
Si pjesë e këtij pastrimi, funksionet e vjetra të kokës dhe swabXX() janë hequr, duke përfunduar kalimin në një API-ja standarde e konvertimit të endiannessPërveç kësaj, strukturat e informacionit të memories janë pasuruar me fusha të reja për të përmirësuar përputhshmërinë me SMBIOS tip 17 dhe për të raportuar, për shembull, tensionin e moduleve DDR3.
Detajet e trajtimit të pemës së pajisjeve (siç është kërcimi i saktë i tokenëve NOP) janë korrigjuar gjithashtu dhe tani ruhen. informacioni i modalitetit të nisjes në CBMEMnë mënyrë që ngarkesat të koordinohen më mirë me firmware-in në aspekte të tilla si nisja normale, situatat me bateri të ulët ose gjendjet e karikimit.
Përmirësime të tjera të dukshme për drajverët dhe nënsistemet që vijnë me coreboot 25.12
Ndryshime të vogla por të rëndësishme Kjo listë përfshin shumë rregullime dhe përmirësime me ndikim praktik në sistemet reale:
- Rifaktorizimi i nënsistemit të ekranit MediaTek, me mbështetje për DSI të dyfishtë dhe Kompresim të Rrjedhës së Shfaqjes (DSC) në panelet MIPI, dhe një API të përmirësuar DSI që kalon strukturat e regjistrave në mënyrë konsistente.
- Duke përdorur gjendjen e rivendosjes së Intel Skylake CSE në përmirësoni besueshmërinë e rinisjeve.
- Përmirësime në kontrolluesin e ekranit Intel GMA, duke shtuar memorien e përkohshme dhe logjikën e vlefshme të memories së përkohshme për të menaxhuar shkëlqimin në mënyrë më të fuqishme.
- Korrigjime dhe rregullime në drajverin TPM, duke eliminuar operacionet e dyfishta dhe duke gjeneruar tabela ACPI më të pastra dhe më të sakta.
- Mbështetje e zgjeruar për SPD, me pjesë të reja DDR4 dhe rregullime për paketat me dy çipa, plus lloje të reja soketash SMBIOS për paketat BGA1744.
- Opsionet e konfigurimit të ngjyrës së tastierës RGB në EC gjatë ndezjesprojektuar për pajisje me ndriçim të personalizueshëm.
- Një shqyrtim i thelluar i implementimit të tabelës së foljeve Azalia, duke përmirësuar mirëmbajtjen dhe duke shtuar korrigjime kohore (p.sh., vonesa prej 521 mikrosekondash pas çaktivizimit të RESET#).
- Mbështetje gjenerike për drajverin e grafikës për pajisje që nuk janë rreptësisht VGA, duke zgjeruar gamën e pajisjeve video të mbështetura.
- Integrimi i memories me etiketat për ARMv9 MTE (Zgjerimi i Etiketimit të Memories) në platformat MediaTek, duke shtuar siguri shtesë në menaxhimin e memories.
- Infrastrukturë paralele e karikimit për platformat Google Bluey, duke mundësuar karikim më i shpejtë i baterisë.
- Mbështetje për USB Type-C në Qualcomm me konfigurim dhe përsëritës PHY, si dhe drajverë SoundWire për kodekët Cirrus Logic CS35L56 dhe CS42L43.
- Zgjerimet ACPI për RISC-V, duke zgjeruar gradualisht mbështetjen për këtë arkitekturë në zhvillim.
Në ekosistemin e ngarkesës së payload, libpayload përfiton karakteristika të tilla si Kontrolloni madhësinë e memories fizike dhe përputhshmërinë me formatin e vjetër LZ4. dhe korrigjime në rrugëzimin e përjashtimeve ARM64, duke ruajtur konsistencën me ndryshimet e commonlib dhe endian.
Zinxhirët e mjeteve, blob-et dhe përditësimi i kodit të shitësit
Për të qenë në hap me pjesën tjetër të ekosistemit, coreboot 25.12 përditëson disa mjete të palëve të treta dhe komponentë të shitësve. Ndryshimet kryesore në zinxhirin e mjeteve përfshijnë:
- Përditësimi i Binutils nga versioni 2.44 në 2.45.
- Përditësimi i ACPICA nga versioni 20250404 në 20250807, duke përfshirë përmirësime dhe korrigjime në ekosistemin ACPI.
- Heqja e zinxhirit të mjeteve nds32le-elf nga versionet fillestare, pasi është më pak i rëndësishëm në mbështetjen aktuale.
Në kodin e shitësit, kokat e FSP përditësohen Liqeni Panther (PTL) deri në FSP 3373_03 dhe Liqeni Wildcat (WCL) deri në 3344_03Përveç aplikimit të një përditësimi FSP për platformën AMD Glinda, po zhvillohen edhe nënmodulet e mëposhtme:
- Palë e tretë/blobs Ai kalon nga rishikimi a0726508b8 në 4a8de0324, duke përfshirë 39 commit-e.
- Palë e tretë/intel-microcode Është përditësuar nga 4ded52b4b0 në f9100a225, duke integruar rregullimin më të fundit të disponueshëm të mikrokodit.
Këto përditësime sigurojnë që firmware-i i ndërtuar mbi coreboot 25.12 Përfitoni nga rregullimet më të fundit të sigurisë, stabilitetit dhe pajtueshmërisë të ofruara nga furnizuesit e silikonit.
Shkarkimi, verifikimet dhe cikli i publikimit të Coreboot 25.12
Kodi burimor për coreboot 25.12 mund të merret direkt nga coreboot.org në formatin tar.xz (dhe variantet tar.gz, tar.bz2 ose zip)si dhe nga pasqyrat dhe arkivat e softuerëve si Fossies. Versioni i shpërndarë në skedarë të kompresuar përfshin hash-e MD5, SHA1 dhe SHA256 për të verifikuar integritetin e shkarkimit.
Përveç kësaj, lançimet Ata nënshkruajnë me kode PGP/GPGPër të verifikuar një skedar, mund të përdorni një komandë si kjo:
$ gpg –verifiko coreboot-24.02.01.tar.xz.sig coreboot-24.02.01.tar.xz
Nëse GPG kthen një mesazh si "Nuk mund të kontrollohet nënshkrimi: Nuk ka çelës publik", mjafton të merrni çelësin e saktë nga gjurmët e gishtave Publikuar në dokumentacionin e coreboot, ekzekutoni përsëri verifikimin. Është normale të shihni paralajmërime rreth nënshkrimeve të pacertifikuara si të besueshme: ato thjesht tregojnë se përdoruesi nuk ka krijuar ende një zinxhir besimi për ato çelësa.
Lista e gjurmëve të gishtave përfshin çelësat për zhvillues si Matt DeVillier, Jason Glenesk, Patrick Georgi, Angel Pons, Alexander Couzens ose Martin Roth, ndër të tjera, disa prej tyre tashmë kanë skaduar, por janë ruajtur për qëllime historike.
Për ata që duan të punojnë gjithmonë me trendet më të fundit, projekti na kujton se ideali është klononi direkt depon zyrtar të Git me:
$ klon git https://review.coreboot.org/coreboot.git
Versionet e qëndrueshme, të tilla si 25.12, ndjekin një cikli tremujor i publikimitVersioni i ardhshëm i njoftuar është 26.03, i planifikuar për në fund të marsit 2026. Ndërkohë, dega kryesore vazhdon të marrë ndryshime dhe rregullime në mënyrë të vazhdueshme.
Me të gjitha këto karakteristika të reja, coreboot 25.12 përforcon pozicionin e tij si Një alternativë e pjekur ndaj BIOS-it të pronarit, duke kombinuar mbështetje për harduerin e ri dhe të vjetër., aftësi të përmirësuara për debugging dhe raportim gabimesh, opsione të përparuara të konfigurimit të kohës së ekzekutimit dhe një bazë teknike më të pastër dhe më të qëndrueshme; një përditësim që, ndonëse nuk është një revolucion i dukshëm për të gjithë, shënon një hap të rëndësishëm për integruesit, prodhuesit e pajisjeve origjinale (OEM) dhe përdoruesit që duan të marrin kontrollin e asaj që ndodh përpara se sistemi operativ të fillojë të ngarkohet.